您所在位置: 网站首页 / 文档列表 / 实验设计 / 文档详情
EDA实验参考 (8).doc 立即下载
上传人:yy****24 上传时间:2024-09-05 格式:DOC 页数:8 大小:116KB 金币:16 举报 版权申诉
预览加载中,请您耐心等待几秒...

EDA实验参考 (8).doc

EDA实验参考(8).doc

预览

在线预览结束,喜欢就下载吧,查找使用更方便

16 金币

下载文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

第页共NUMPAGES8页青岛科技大学实验报告实验课程:EDA技术实验姓名:邵倩倩学号:0807010619年级:08级专业班级:自化086台号:DX-16实验日期:2010-12-04自动化与电子工程学院实验一运算电路的设计与仿真一、实验目的1.设计一个1位全加器,设计模块分层次。2.先设计半加器,再用半加器构成1位全加器。3.对设计的两层电路分别进行编译综合与仿真分析。二、实验准备1.阅读教材第3章(电子工业出版社)有关内容。2.画出设计的逻辑电路图。三、实验内容与步骤1.在自己建立的工作目录下,输入所设计的逻辑电路图。2.按步骤进行操作和仿真。⑴创建一个工程⑵功能仿真⑶综合⑷布局布线⑸时序分析⑹生成配置文件四、仿真结果及分析分析:全加器可由两个半加器模块与一个或门组成,实现了两个数与进位的相加。输入信号a、b与cin三个信号相加,cout输出进位信号,sum输出相加后的低位。实验二触发器的设计与仿真一、实验目的1.用Verilog设计一个触发器。2.对设计的触发器进行仿真分析。二、实验准备1.阅读教材第8章相关内容。2.用Verilog语言设计一个边沿触发器(可选D、JK、T、RS),要求带有异步(或同步)置位和复位功能。三、实验内容与步骤1.在自己建立的工作目录下,编写输入所设计的程序。2.按步骤进行操作和仿真。⑴创建一个工程⑵功能仿真⑶综合⑷布局布线⑸时序分析⑹生成配置文件四、仿真结果及分析(屏幕硬拷贝图:设计输入、综合RTL电路图、仿真波形)结果分析:上述触发器是一个带有异步置位和复位的D触发器。复位信号resetb低电平有效,置位信号preset高电平有效,时钟信号clk上升沿,实现D触发器的输出。实验结果达到预期结果实验三3位LFSR的设计与仿真一、实验目的1.用Verilog设计一个3位线性反馈移位寄存器电路。2.对设计的电路进行仿真分析。二、实验准备1.阅读教材第8章和提供的的参考资料。2.用Verilog语言设计一个3位线性反馈移位寄存器电路。三、实验内容与步骤1.在自己建立的工作目录下,编写输入所设计的程序。2.按步骤进行操作和仿真。⑴创建一个工程⑵功能仿真⑶综合⑷布局布线⑸时序分析⑹生成配置文件四、仿真结果及分析结果分析:线性反馈移位寄存器是将两个(或多个)高位触发器的输出结果进行异或运算,然后反馈到输入端。它的作用是产生伪随机序列。状态图为111-110-100-001-010-101-011-111依次循环。结果与先前计算结果一致。
单篇购买
VIP会员(1亿+VIP文档免费下)

扫码即表示接受《下载须知》

EDA实验参考 (8)

文档大小:116KB

限时特价:扫码查看

• 请登录后再进行扫码购买
• 使用微信/支付宝扫码注册及付费下载,详阅 用户协议 隐私政策
• 如已在其他页面进行付款,请刷新当前页面重试
• 付费购买成功后,此文档可永久免费下载
年会员
99.0
¥199.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用

手机号注册 用户名注册
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
登录
手机号登录 微信扫码登录
微信扫一扫登录 账号密码登录

首次登录需关注“豆柴文库”公众号

新用户注册
VIP会员(1亿+VIP文档免费下)
年会员
99.0
¥199.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用