如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
PAGE第PAGE8页共NUMPAGES8页青岛科技大学实验报告实验课程:EDA技术实验姓名:赵力学号:0807010222年级:08级专业班级:自化082班台号:30实验日期:2010.10.27自动化与电子工程学院实验一运算电路的设计与仿真一、实验目的1.设计一个1位全加器,设计模块分层次。2.先设计半加器,再用半加器构成1位全加器。3.对设计的两层电路分别进行综合与仿真分析。二、实验准备1.阅读教材第3章(电子工业出版社)有关内容。2.画出设计的逻辑电路图。三、实验内容与步骤1.在自己建立的工作目录下,输入所设计的逻辑电路图。半加器逻辑电路图全加器逻辑电路图2.按步骤进行操作和仿真。四、仿真结果及分析半加器仿真结果全加器仿真结果(屏幕硬拷贝图)(要有结果简单分析)分析:半加器可由一个与门和一个异或门组成实现;全加器可由两个半加器模块与一个或门组成,实现了两个数与进位的。实验二触发器的设计与仿真一、实验目的1.用Verilog设计一个触发器。2.对设计的触发器进行仿真分析。二、实验准备1.阅读教材第8章相关内容。2.用Verilog语言设计一个边沿触发器(可选D、JK、T、RS),要求带有异步(或同步)置位和复位功能。三、实验内容与步骤1.在自己建立的工作目录下,编写输入所设计的程序。endmodule2.按步骤进行操作和仿真。四、仿真结果及分析(屏幕硬拷贝图)(要有结果简单分析)分析:上述触发器是一个带有异步置位和复位的D触发器。复位信号resetb低电平有效,置位信号preset高电平有效,时钟信号clk上升沿,实现D触发器的输出。实验结果达到预期结果。实验三3位LFSR的设计与仿真一、实验目的1.用Verilog设计一个3位线性反馈移位寄存器电路。2.对设计的电路进行仿真分析。二、实验准备1.阅读教材第8章和提供的的参考资料。2.用Verilog语言设计一个3位线性反馈移位寄存器电路。三、实验内容与步骤1.在自己建立的工作目录下,编写输入所设计的程序。2.按步骤进行操作和仿真。四、仿真结果及分析(屏幕硬拷贝图)(要有结果简单分析)分析:线性反馈移位寄存器是将两个(或多个)高位触发器的输出结果进行异或运算,然后反馈到输入端。它的作用是产生伪随机序列。状态图为111-110-100-001-110-101-011-111依次循环。结果与先前计算结果一致.