您所在位置: 网站首页 / 文档列表 / 产品手册 / 文档详情
产品介绍.pdf 立即下载
上传人:努力****爱静 上传时间:2024-09-08 格式:PDF 页数:68 大小:8.5MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

产品介绍.pdf

产品介绍.pdf

预览

免费试读已结束,剩余 58 页请下载文档后查看

10 金币

下载文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

RelativeRelativeRelativeDensityHighestperformancedesignscostperformancepowerStratixIVHighgestlogicandmemorydensitydesignsASICprototypingHighestperformancedesignsHighgestlogicandmemorydensitydesignsStratixIVASICprototypingRequiresthelowestcostforhighArriaIIvolumeapplicationsRequiresthelowestcostforhighvolumeapplicationsArriaIICostsensitiveapplicationsthatrequirewww.altera.com.cn/selectorCycloneIIIhighperformancecomputationfunctionalitylikeDSPAltera提供最全面的定制逻辑器件系列产品——FPGA、ASIC和CPLD我们独有的创Costsensitiveapplicationsthatrequire新技术将您的奇思妙想以更高的性价比,更快更好的变为现实。无疑值得您信赖。highperformancecomputationfunctionalityCycloneIIIlikeDSPRelativeRelativeRelativeDensitycostperformancepowerFPGAAltera®FPGA帮助您获得最好的性能、最低的功耗以及最宽的逻辑容量范围。我们提供三类FPGA以满足您的需求,实现最大价值。我们的旗舰产品Stratix系列是业界逻辑容量最大、性能最好的FPGA,而Arria系列适合高性能计算应用,成本在不断降低。在对成本敏感的大批量应用中,请选用Cyclone系列实现低功耗和低成本。ASIC如果您正在寻找ASIC,这里将为您提供所需要的一切。我们的HardCopyASIC支持Stratix原型的无缝移植,在最短的时间内帮助您以最低的风险、最低的ASIC开发总成本将产品推向市场。CPLD对于胶合逻辑以及任何控制功能,我们的非易失MAX系列提供市场上成本最低的CPLD——单芯片解决方案,非常适合接口桥接、电平转换、I/O扩展和模拟I/O管理应用。高效能设计软件、嵌入式处理、IP和开发套件和Altera一起,您将获得全面的设计环境以及多种设计工具,令所有的工作顺理成章,设计可迅速完成。您还可以参加我们的培训课程,更快开始您的设计工作。选择Altera,了解我们怎样帮助您提高效能,让您从根本上与众不同。请打开这本手册,获得我们最新FPGA、ASIC和CPLD的规范,了解我们更广泛的产品线和服务。我们全面的系列产品将帮助您实现最完整、最好的设计解决方案。Altera产品目录•2011•www.altera.com.cn1下面的术语有助于您加速实现Altera器件的开发。某些Altera器件使用的逻辑构建模块,它提供了一些高级功能并优化了逻辑利用效率。自适应逻辑模块(ALM)ALM含有基于查找表(LUT)资源的变化,可以提供两大组合自适应LUT(ALUT)。通过这一功能,您可以使用应用中现有的PCIExpress®(PCIe®)链路来配置FPGA,使配置时间通过PCIe(CvPCIe)进行配置缩短到100ms以内。这些金属可编程硬核IP模块提供14MASIC逻辑门,近700K逻辑单元(LE),增强了标准应用嵌入式HardCopy模块或者需要大量逻辑的应用。等价LE使用4输入查找表作为基础,以相应的LE容量表示的器件密度。内核架构中的锁相环(PLL),fPLL为收发器提供更灵活的参考时钟源,可替代外部压控晶体振分数锁相环(fPLL)荡器(VCXO)。驱动整个器件的全局时钟,用作ALM、DSP模块、TriMatrix存储器模块以及锁相环(PLL)等功全局时钟网络能模块的低偏移时钟源。请参考局部时钟和专用时钟,以了解时钟网络的详细信息。某些Altera器件使用的逻辑构建模块,包括4输入查找表(LUT)、可编程寄存器和进位链连接LE等。请参考器件手册,了解详细信息。宏单元与逻辑单元相似,这是MAX系列CPLD中对逻辑容量的表示方式。存储器逻辑阵列模块(MLAB)MLAB是两用模块,可以配置为普通逻辑阵列模块或者存储器模块。支持驱动阻抗匹配和串联匹配,避免了使用外部电阻,提高了信号完整性,简化了电路板设片内匹配(
单篇购买
VIP会员(1亿+VIP文档免费下)

扫码即表示接受《下载须知》

产品介绍

文档大小:8.5MB

限时特价:扫码查看

• 请登录后再进行扫码购买
• 使用微信/支付宝扫码注册及付费下载,详阅 用户协议 隐私政策
• 如已在其他页面进行付款,请刷新当前页面重试
• 付费购买成功后,此文档可永久免费下载
年会员
99.0
¥199.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用

手机号注册 用户名注册
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
登录
手机号登录 微信扫码登录
微信扫一扫登录 账号密码登录

首次登录需关注“豆柴文库”公众号

新用户注册
VIP会员(1亿+VIP文档免费下)
年会员
99.0
¥199.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用