如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
摘要电子设计实验报告——数字秒表的设计PAGE\*MERGEFORMAT12PAGE\*MERGEFORMAT3电子科技大学基于FPGA的电子秒表的设计学院:物理电子学院摘要本文主要介绍了如何利用VHDL语言在PFGA开发板上开发一个具有启动、停止、分段和复位功能的电子秒表,着重介绍了电子秒表的基本原理和实现方案以及在Xilinx公司的ISE软件开发平台上利用VHDL语言编程实现,使用ModelSim仿真软件对VHDL程序做了实时仿真,并完成了综合布局布线,最终下载到芯片上实现功能。关键词:FPGA,VHDL,ISE,自顶向下。电子设计实验报告——数字秒表的设计目录TOC\o"1-3"\h\z\uHYPERLINK\l"_Toc130826044"电子科技大学PAGEREF_Toc130826044\h1HYPERLINK\l"_Toc130826045"摘要PAGEREF_Toc130826045\h2HYPERLINK\l"_Toc130826046"第一章引言PAGEREF_Toc130826046\h5HYPERLINK\l"_Toc130826047"第二章FPGA和VHDL简介以及开发流程PAGEREF_Toc130826047\h6HYPERLINK\l"_Toc130826048"2.1FPGA概述PAGEREF_Toc130826048\h6HYPERLINK\l"_Toc130826049"2.2FPGA开发环境简介PAGEREF_Toc130826049\h7HYPERLINK\l"_Toc130826050"2.2.1VHDL语言简介PAGEREF_Toc130826050\h7HYPERLINK\l"_Toc130826051"2.2.2VHDL语言的开发流程PAGEREF_Toc130826051\h9HYPERLINK\l"_Toc130826052"第三章数字秒表的设计PAGEREF_Toc130826052\h12HYPERLINK\l"_Toc130826053"3.1实验任务及要求PAGEREF_Toc130826053\h12HYPERLINK\l"_Toc130826054"3.2系统需求和解决方案PAGEREF_Toc130826054\h13HYPERLINK\l"_Toc130826055"3.2.1分频器设计PAGEREF_Toc130826055\h14HYPERLINK\l"_Toc130826056"3.2.2消抖电路设计PAGEREF_Toc130826056\h14HYPERLINK\l"_Toc130826057"3.2.3控制模块PAGEREF_Toc130826057\h15HYPERLINK\l"_Toc130826058"3.2.4计数器PAGEREF_Toc130826058\h16HYPERLINK\l"_Toc130826059"3.2.5模块设计之数据锁存器PAGEREF_Toc130826059\h16HYPERLINK\l"_Toc130826060"3.2.6八选一多路复用电路PAGEREF_Toc130826060\h17HYPERLINK\l"_Toc130826061"3.2.7扫描段选电路PAGEREF_Toc130826061\h17HYPERLINK\l"_Toc130826062"3.2.8数码管段选电路PAGEREF_Toc130826062\h18HYPERLINK\l"_Toc130826063"第四章数字秒表仿真实验结果PAGEREF_Toc130826063\h20HYPERLINK\l"_Toc130826064"4.1分频器仿真PAGEREF_Toc130826064\h20HYPERLINK\l"_Toc130826065"4.2段选电路仿真PAGEREF_Toc130826065\h20HYPERLINK\l"_Toc130826066"4.3模八计数器PAGEREF_Toc130826066\h20HYPERLINK\l"_Toc130826067"4.4计数器程序仿真PAGEREF_Toc130826067\h21HYPERL