您所在位置: 网站首页 / 文档列表 / 电子设计 / 文档详情
位同步信号提取电路功能模块的设计与建模--课程设计汇编.doc 立即下载
上传人:天马****23 上传时间:2024-09-09 格式:DOC 页数:31 大小:2.7MB 金币:10 举报 版权申诉
预览加载中,请您耐心等待几秒...

位同步信号提取电路功能模块的设计与建模--课程设计汇编.doc

位同步信号提取电路功能模块的设计与建模--课程设计汇编.doc

预览

免费试读已结束,剩余 21 页请下载文档后查看

10 金币

下载文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

位同步信号提取电路功能模块的设计与建模--课程设计汇编(完整版)资料(可以直接使用,可编辑优秀版资料,欢迎下载)学号:课程设计题目位同步信号提取电路功能模块的设计与建模学院信息工程学院专业班级姓名指导教师2021年12月31日课程设计任务书学生姓名:专业班级:指导教师:工作单位:信息工程学院题目:位同步信号提取电路功能模块的设计与建模初始条件:(1)MAXPLUSII、QuartusII、ISE等软件;(2)课程设计辅导书:《通信原理课程设计指导》(3)先修课程:数字电子技术、模拟电子技术、电子设计EDA、通信原理。要求完成的主要任务:(包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)(1)课程设计时间:一周;(2)课程设计题目:位同步信号提取电路功能模块的设计与建模;(3)本课程设计统一技术要求:按照要求题目进行逻辑分析,掌握锁相法,画出实现电路原理图,设计出各模块逻辑功能,编写VHDL语言程序,上机调试、仿真,记录实验结果波形,对实验结果进行分析;(4)课程设计说明书按学校“课程设计工作规范”中的“统一书写格式”撰写,并标明参考文献至少5篇;(5)写出本次课程设计的心得体会(至少500字)。时间安排:第17周参考文献:2004江国强.EDA技术与应用.北京:电子工业出版社,2021JohnG.Proakis.DigitalCommunications.北京:电子工业出版社,2021指导教师签名:年月日系主任(或责任教师)签名:年月日目录TOC\o"1-3"\h\uHYPERLINK\l_Toc26763摘要PAGEREF_Toc267631HYPERLINK\l_Toc1145Abstract2HYPERLINK\l_Toc187961QuartusII软件介绍3HYPERLINK\l_Toc32462设计原理PAGEREF_Toc32464HYPERLINK\l_Toc37002.1位同步原理PAGEREF_Toc37004HYPERLINK\l_Toc98762.2数字锁相环的原理与方框图PAGEREF_Toc98765HYPERLINK\l_Toc119163设计思路PAGEREF_Toc119166HYPERLINK\l_Toc275314电路仿真PAGEREF_Toc275318HYPERLINK\l_Toc92284.1码型变换模块PAGEREF_Toc92288HYPERLINK\l_Toc85734.2鉴相模块PAGEREF_Toc857310HYPERLINK\l_Toc51174.3控制调节模块PAGEREF_Toc511711HYPERLINK\l_Toc158395总电路图与运行结果PAGEREF_Toc1583912HYPERLINK\l_Toc205105.1总电路图PAGEREF_Toc2051012HYPERLINK\l_Toc2675.2仿真总结PAGEREF_Toc26713HYPERLINK\l_Toc268376心得体会PAGEREF_Toc2683716HYPERLINK\l_Toc16428参考文献PAGEREF_Toc1642817HYPERLINK\l_Toc5696附录PAGEREF_Toc569618HYPERLINK\l_Toc19178分频器VHDL语言程序PAGEREF_Toc1917818HYPERLINK\l_Toc26284移位寄存器VHDL语言程序PAGEREF_Toc2628419HYPERLINK\l_Toc2772本科生课程设计成绩评定表PAGEREF_Toc277224摘要同步是通信系统中一个非常重要的实际问题。在同步通信系统中,同步系统性能的降低会导致通信系统性能的降低,甚至使通信系统不能正常工作,故位同步提取是一个十分重要的课题,实现位同步的方法主要有外同步法和自同步法两种。目前,在数字通信系统中,常采用数字锁相法来提取位同步信号。位同步锁相法的基本原理是在接收端利用鉴相器比较接收码元和本地时钟产生的位同步信号的相位,若两者不一致(超前或滞后),鉴相器就产生误差信号,并通过控制器调整位同步信号的相位,直至获得准确的位同步信号为止。在本次课程设计中,我们根据锁相环位同步提取技术的
单篇购买
VIP会员(1亿+VIP文档免费下)

扫码即表示接受《下载须知》

位同步信号提取电路功能模块的设计与建模--课程设计汇编

文档大小:2.7MB

限时特价:扫码查看

• 请登录后再进行扫码购买
• 使用微信/支付宝扫码注册及付费下载,详阅 用户协议 隐私政策
• 如已在其他页面进行付款,请刷新当前页面重试
• 付费购买成功后,此文档可永久免费下载
年会员
99.0
¥199.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用

手机号注册 用户名注册
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
登录
手机号登录 微信扫码登录
微信扫一扫登录 账号密码登录

首次登录需关注“豆柴文库”公众号

新用户注册
VIP会员(1亿+VIP文档免费下)
年会员
99.0
¥199.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用